Postée il y a 4 jours
Safran est un groupe international de haute technologie opérant dans les domaines de l'aéronautique (propulsion, équipements et intérieurs), de l'espace et de la défense. Sa mission : contribuer durablement à un monde plus sûr, où le transport aérien devient toujours plus respectueux de l'environnement, plus confortable et plus accessible. Implanté sur tous les continents, le Groupe emploie 92 000 collaborateurs pour un chiffre d'affaires de 23,2 milliards d'Euros en 2023, et occupe, seul ou en partenariat, des positions de premier plan mondial ou européen sur ses marchés. Safran s'engage dans des programmes de recherche et développement qui préservent les priorités environnementales de sa feuille de route d'innovation technologique.
Safran est la 1ère entreprise du secteur aéronautique et défense du classement « World's Best Companies 2023 » du magazine TIME.
Safran Electronics & Defense est une entreprise internationale de plus de 12 000 collaboratrices et collaborateurs, qui mobilisent expertises et esprit de corps pour concevoir des solutions de haute technologie dans les domaines de l'aéronautique, de la défense et du spatial. En combinant intelligence humaine et technologique, l'entreprise développe les produits et services pour aider les acteurs civils et militaires à observer, décider et guider sur terre, en mer, dans le ciel et dans l'espace. Et ainsi contribuer à un monde plus sûr.
Votre mission sera de développer dans un FPGA un module respectant le protocole ARM AXI4-FULL et faisant l'interface vers un protocole de communication Safran. Vous aurez à implémenter ce module, le simuler et le vérifier sur carte.
Vous êtes en dernière année d'une école d'ingénieur dans un cursus à dominante électronique.
Des bases dans un langage HDL (VHDL / System Verilog) et une capacité à utiliser un langage script tel que shell ou Python sont attendues.
La force de proposition dans les choix techniques sera évaluée.
Les missions principales :
- S'approprier le fonctionnement du protocole ARM AXI4-Full et du protocole de communication Safran
- S'approprier le processus de développement FPGA (conception, simulation, synthèse, implémentation, vérification physique)
- Développer l'interface esclave respectant le protocole ARM AXI4-Full
- Développer l'interface maitrerespectant le protocole Safran
- Développer des scripts de vérification et d'utilisation (shell, python)
- Simuler et vérifier le fonctionnement du module
- Produire une documentation associée
Vous êtes en dernière année d'une école d'ingénieur dans un cursus à dominante électronique.
Des bases dans un langage HDL (VHDL / System Verilog) et une capacité à utiliser un langage script tel que shell ou Python sont attendues.
La force de proposition dans les choix techniques sera évaluée.
Les missions principales :
- S'approprier le fonctionnement du protocole ARM AXI4-Full et du protocole de communication Safran
- S'approprier le processus de développement FPGA (conception, simulation, synthèse, implémentation, vérification physique)
- Développer l'interface esclave respectant le protocole ARM AXI4-Full
- Développer l'interface maitrerespectant le protocole Safran
- Développer des scripts de vérification et d'utilisation (shell, python)
- Simuler et vérifier le fonctionnement du module
- Produire une documentation associée